Modul 2 Sistem Digital






Modul 2 Percobaan 2 Kondisi 8

Buatlah rangkaian T flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=don’t care, B2=1
Gambar rangkaian Sebelum Disimulasikan 
Gambar Rangkaian Sudah Disimulasikan 





T flip-flop bekerja berdasarkan mode Toggle, di mana output akan berubah (beralih antara 0 dan 1) setiap kali ada sinyal clock yang aktif, jika input T (yaitu J dan K) bernilai 1. Berikut adalah penjelasan logika:

  • Jika T = 0, maka output Q tetap sama (tidak berubah).
  • Jika T = 1, maka output Q akan toggle (berubah dari 0 ke 1 atau dari 1 ke 0) setiap kali ada sinyal clock.
  • Switch B0, B1, B2 digunakan untuk menentukan logika yang akan diberikan ke input J dan K dari flip-flop. Karena J dan K disambungkan bersama, maka ini menciptakan konfigurasi T flip-flop.
  • Jika saklar diatur untuk memberikan logika 1 (HIGH) ke input J dan K, flip-flop akan berada dalam mode toggle setiap kali menerima sinyal clock.
  • Jika saklar diatur untuk memberikan logika 0 (LOW) ke input, flip-flop tidak akan mengubah outputnya meskipun ada sinyal clock.
  • Pada pin CLK (pin 1) flip-flop, sinyal clock diterima dari sumber eksternal. Setiap kali sinyal clock berubah dari LOW ke HIGH (rising edge), flip-flop akan memeriksa nilai pada input J dan K (yang sudah disatukan menjadi input T).
  • Jika T = 1, flip-flop akan toggle output Q dan Q'
  • T Flip-Flop dalam rangkaian ini akan bekerja untuk mengubah outputnya (toggle) setiap kali sinyal clock diterima, hanya jika input T (J dan K) bernilai 1.
  • Jika input T bernilai 0, output tidak akan berubah meskipun clock aktif.
  • Tidak ada komentar:

    Posting Komentar

                                         BAHAN PRESENTASI UNTUK MATA KULIAH  ELEKTRONIKA   Oleh : Arga Vibrano 2210952034 Elektronika A       Do...